Skocz do zawartości
cavarr

Jego Ekscelencja K10

Rekomendowane odpowiedzi

:lol:

 

No i co że wbudowany? Jest częścią CPU ale jest zasilany oddzielnie, czy ty myślisz że zasilanie do całego CPU to 1 pinem leci? :lol: Nie orientujesz się to się nie wypowiadaj.

 

Spowalnianie każdego rdzenia osobno jeśli w ogóle będzie możliwe to na pewno nie na AM2/AM2+/AM3 gdyż tu nie ma takiej technicznej możliwości, na LGA1207 może...

Zanim zaczniesz pisać podobne brednie ,to radze doczytać , bo wiem o czym pisze, a Tobie wydaje się, że wiesz.

 

Po pierwsze , to kontroler pamięci jest zasilany tym samym napięciem co rdzeń.Napięcie kodowane jest kilkoma pinami, dla całego CPU, nikt do tej pory nie opracował jak traktować różne części GPU/CPU różnymi napięciami.W tej chwili istniejące rozwiązania, polegają na wyłączaniu poszczególnych bloków funkcjonalnych procesora/GPU , które w danej chwili nie pracują. Stosuje się też inne funkcje ,a mianowicie odmiennie taktuje się poszczególne bloki. Takie rozwiązanie stosuje Nvidia ,w swoich GPU (od GF7xxx) gdzie shader i geometry domain, taktowane są z rożnymi częstotliwościami.Ogranicza to niższe zużycie energii, zmniejsza temperaturę układu(co ma spory wpływ na prądy upływu).

 

A tu masz link -> CLICK

The most recent aspect of Barcelona's design that AMD revealed is how it handles power management. Although all four cores still operate on the same power plane (same voltage), Barcelona's Northbridge now runs on a separate power plane. Barcelona's core and Northbridge voltages can vary between 0.8V - 1.4V independently of one another.

 

In a conventional platform architecture, the Northbridge and the CPU are already on separate power planes given that the Northbridge is external to the CPU. The benefit of this arrangement is that the two chips can power down independently of one another, so when the memory controller has little to do, it can power down until needed. With AMD's K8, this wasn't true as the Northbridge and CPU core(s) were on the same power plane. In Barcelona, they are separated to improve power efficiency.

 

The individual cores still share the same reference voltage, but each core has its own PLL so that they can run at different clock speeds depending on load. While voltages of all four cores have to be equal, clock speed and thus current draw can be reduced depending on load - which will amount to power savings under normal usage conditions.

 

Dopiero w dalszej przyszłości możliwe będzie zasilanie oddzielnie kilku rdzeni-planowane jest to w następnej generacji mobilnej platformy AMD o kodowej nazwie Griffin. -> CLICK 2

 

10W na faze? gdzieś ty to wyczytał?

A tu->CLICK 3

Choć powinienem napisać do 10W. Jednocześnie nie oznacza to, że przejście z 3 do 8 czy 12 faz doda kolejne waty w ilości 10.To jest chyba dość oczywiste.

 

Także poczytaj(są też obrazki) i nie zaśmiecaj wątku jakimiś wyssanymi z palca informacjami , to nie Pclab.

 

EDIT

Zapomniałem o najważniejszym linku->X-bit

Edytowane przez BezbronnyPL

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

Zanim zaczniesz pisać podobne brednie ,to radze doczytać , bo wiem o czym pisze, a Tobie wydaje się, że wiesz.

Proponuje używać słownika angielsko-polskiego... :lol:

 

Po pierwsze , to kontroler pamięci jest zasilany tym samym napięciem co rdzeń.Napięcie kodowane jest kilkoma pinami, dla całego CPU, nikt do tej pory nie opracował jak traktować różne części GPU/CPU różnymi napięciami.

Hahaha... tzn. ty twierdzisz że procki używają tylko jednego napięcia? że wszystko napięcia z jakimi pracuje procek wynosi np. 1.4V? Weź ludziku se choćby do specyfikacji elektrycznej dzisiejszych procków zajrzyj.

 

Barcelona's core and Northbridge voltages can vary between 0.8V - 1.4V independently of one another.

"Independently" - po naszemu "niezależnie" :lol:

 

 

In Barcelona, they are separated to improve power efficiency.

"Separated" = po naszemu "rozdzielone" :lol:

 

Te dwa wyżej jest to cecha AM2+ która będzie działać na AM2+ jeśli będziemy posiadać K10, na AM2 nie będzie takiej opcji.

 

 

The individual cores still share the same reference voltage, but each core has its own PLL so that they can run at different clock speeds depending on load. While voltages of all four cores have to be equal, clock speed and thus current draw can be reduced depending on load - which will amount to power savings under normal usage conditions.

[/i]

Tutaj przyznaje się do błędu, nie wiedziałem że K10 będzie miało zintegrowany PLL.

 

 

 

A tu->2743038[/snapback]

Także poczytaj(są też obrazki) i nie zaśmiecaj wątku jakimiś wyssanymi z palca informacjami , to nie Pclab.
Powiedział specjalista :lol2: Wszystkie rozumy pozjadał :lol2:

 

Aha, zanim zaczniesz pisać podobne brednie ,to radze doczytać , bo wiem o czym pisze, a Tobie wydaje się, że wiesz, mistrzu :lol:

Edytowane przez hary

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

nie chciałbym się wtrącać do dyskusji panów "wszystkowiedzących" :lol:

ale jak dla mnie to kontroler pamięci znajduje się właśnie w mostku północnym.

 

żeby nie było, że coś zmyślam:

 

The core voltage is the same on all cores and is determined by the core under maximum workload. The memory controller manages its voltage independently of the cores and may lower the voltage in case of lower load.

To chyba potwierdza, że kontroler pamięci (a dokładniej cały northbridge) może zmieniać napięcie niezależnie od reszty, zatem żaden z Was nie miał w 100% racji.

 

Cytat pochodzi z artykułu na xbitlabs: KLIK

 

 

a na przyszłość: "Scio, me nihil scire"

Edytowane przez klami85

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

nie chciałbym się wtrącać do dyskusji panów "wszystkowiedzących" :lol:

ale jak dla mnie to kontroler pamięci znajduje się właśnie w mostku północnym.

żeby nie było, że coś zmyślam:

To chyba potwierdza, że kontroler pamięci (a dokładniej cały northbridge) może zmieniać napięcie niezależnie od reszty, zatem żaden z Was nie miał w 100% racji.

W AMD

Mostek północny = kontroler pamieci

Nie pełni więcej funkcji.

 

Czyli jakby nie patrzeć ja miałem racje ;]

 

 

Spookie, fake na 1000%, co to trudno znaleźć checksuma do 13.891? wystarczy na hwbot'a zajrzeć, tam jest pewnie z kilka takich wyników.

Edytowane przez hary

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

W AMD

Mostek północny = kontroler pamieci

Nie pełni więcej funkcji.

niestety nie mogę się z tym zgodzić!

 

Oficjalne materiały od AMD

KLIK

KLIK

 

Zapraszam również tu: KLIK

 

Jak już chcecie wszystkich pouczać, kto wie lepiej to upewnijcie się, że dobrze tłumaczycie z angielskiego na polski i proszę się podpierać odwołaniami to jakiś mądrych źródeł.

 

Hary bez obrazy - wiem, że jesteś od dawna na forum i w niektórych dziedzinach wiesz więcej ode mnie, ale jak już coś piszesz to naprawdę bądź tego pewien na 100%

Edytowane przez klami85

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

No sory, ale jaką ty tam widzisz w tych linkach funkcje? ;]

 

W zasadzie to wg. amd w ogóle nie ma takiego pojęcia jak northbridge, jako że wszystkie jego funkcje zintegrowane są w procku ;]

 

Edit:

 

proszę, dowód, nie ma czegoś takiego jak northbridge:

 

click

 

Pytania: Is there a northbridge chipset for the AMD Athlon™ 64 and AMD Opteron™ processors’ architecture?

Odpowiedzi: No. The memory control, multiprocessing control and functionality that are normally associated with the northbridge chipset are directly connected to the processor core, a key attribute of the AMD Athlon 64 and AMD Opteron processors with Direct Connect Architecture.

Aczkolwiek przyjęto nazywać kontroler pamięci northbridge'm.

Edytowane przez hary

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

No sory, ale jaką ty tam widzisz w tych linkach funkcje? ;]

 

W zasadzie to wg. amd w ogóle nie ma takiego pojęcia jak northbridge, jako że wszystkie jego funkcje zintegrowane są w procku ;]

Pisząc te słowa sam negujesz swoje wcześniejsze wypowiedzi na ten temat.

A słyszałeś o czymś takim jak zintegrowany northbridge? - (zgadzam się że jest on teraz integralną częścią procesora - jednak w materiałach AMD nadal występuje pod nazwą northbridge)

 

A jeszcze do wcześniejszego Twojego posta:

Czy nie sądzisz że gdyby northbridge pełnił tylko funkcję kontrolera pamięci to nazwali by go poprostu: memory contoller, a skoro te 2 pojęcia występują osobno to chyba o czymś to świadczy.

 

Procesor musi się jakoś komunikować z resztą świata i tą komunikację zapewnia mu właśnie northbridge.

i jeszcze kwestia komunikacji między rdzeniami i przydzielania zadań realizowana przez Crossbar switch również będący częścią northbridga.

 

Update:

W cytacie który podałeś jest pytanie o northbrigde jako cześć chipsetu, więc to nie na temat.

Edytowane przez klami85

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

Się komunikuje z resztą świata przez szyne HT która jest kontrolowana przez southbridge.

 

A czemu podpisali to na fotce northbridge? niekonsekwencja amd, bo sami piszą że nie ma czegoś takiego jak northbridge, jest kilka osobnych jednostek.

 

nie ma tu błędu ze strony AMD, przeczytaj uważnie ten cytat. Pytają o northbridge, w odniesieniu do osobnego chipsetu, a jak wiemy jest on zintegrowany z procesorem, więc ich odpowiedź jest prawidłowa bo nie istnieje northbridge w chipsecie. (oczywiście cały czas w odniesieniu do K8/K10)

No ale nie napisali że jest zintegrowany, tylko że go nie ma bo procesor ma zintegrowane kilka oddzielnych jednostek. A powracając do tematu z którego wyszliśmy to zmienne ma być tylko napięcie kontrolera pamięci, nie wszystkich "części" "northbridge" czy jakkolwiek inaczej to jest.

 

Dobra, przyznaje się, nic nie wiem, wszystko zmyślam, koniec dyskusji, pa.

Edytowane przez hary

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

Się komunikuje z resztą świata przez szyne HT która jest kontrolowana przez southbridge.

 

A czemu podpisali to na fotce northbridge? niekonsekwencja amd, bo sami piszą że nie ma czegoś takiego jak northbridge, jest kilka osobnych jednostek.

nie ma tu błędu ze strony AMD, przeczytaj uważnie ten cytat. Pytają o northbridge, w odniesieniu do osobnego chipsetu, a jak wiemy jest on zintegrowany z procesorem, więc ich odpowiedź jest prawidłowa bo nie istnieje northbridge w chipsecie. (oczywiście cały czas w odniesieniu do K8/K10)

 

Nie mówię, że wszystko zmyślasz, ale nie doczytałeś czegoś, albo nie zrozumiałeś, a twierdzisz co innego

Edytowane przez klami85

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

nie wiem czy było:

 

K11 i AM3 jeszcze w 2008 roku?

 

O AMD jest ostatnio bardzo głośno, nie tylko za sprawą zbliżającej się premiery układów nowej generacji, ale także wskutek stopniowo pojawiających się rewelacji o ich następcach. Z najświeższych informacji wynika, że żywot architektury K10 będzie wyjątkowo krótki... Już na przełomie 2008 i 2009 roku pojawić mają się posiadające od 2 do 8 rdzeni układy o nazwie Suzuka oraz Montreal, wykorzystujące architekturę K11, nazwaną Bulldozer. Nowe układy produkowane będą w procesie 45nm, posiadać będą instrukcje SSE5 oraz kontroler pamięci DDR3.

 

Wraz z nowymi procesorami wprowadzone zostaną też dwie podstawki: Socket AM3, oraz Socket G3 przeznaczony dla serwerów.

 

Montreal będzie procesorem ośmiordzeniowym, korzystającym z cache L3 o pojemności 12MB, natomiast Suzuka będzie układem występującym w wersjach dwu i czterordzeniowych, posiadającym 6MB pamięci podręcznej trzeciego poziomu.

Pojemność dedykowanej pamięci podręcznej drugiego poziomu ma wynosić 1MB dla każdego z rdzeni, czyli dwukrotnie więcej niż w nadchodzących układach K10.

 

Nazwy kodowe procesorów nawiązują do znanych torów wyścigowych, co ma symbolizować ich piekielną szybkość.

 

Prawdopodobnie, podobnie jak w przypadku układów K10, jako pierwsze na rynku pojawią się procesory serwerowe przeznaczone dla gniazda G3, posiadające kontroler pamięci obsługujący wyłącznie moduły buforowane z korekcją błędów.

 

Debiut następnej generacji procesorów AMD będzie miał więc miejsce, nim na rynku zdążą na dobre zadomowić się produkowane w 45nm wymiarze technologicznym układy Shanghai, posiadające 6MB cache L3 oraz ulepszoną architekturę K10, które to mają być wprowadzone w drugiej połowie przyszłego roku.

 

nie chce mi się wierzyć w te informacje. przecież amd w ten sposób by strzeliło sobie w stopę.

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

Leaked - AMD Barcelona versus Intel Clovertown and Tigerton

http://blogs.zdnet.com/Ou/?p=735

 

AMD Unveils "Barcelona" Architecture

http://www.dailytech.com/article.aspx?newsid=6299

 

Nowe loga - nie są złe B-)

Dołączona grafika

 

Jeszcze 3 dni i się przekonamy co zaprezentuje sobą Barcelona K10 - impreza będzie transmitowana na żywo we wtorek o godzinie 4:30 naszego czasu :)

http://phx.corporate-ir.net/phoenix.zhtml?...eventID=1641244

Edytowane przez cavarr

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

Ale te procesory też powinny trafić do redakcji do testów.

Są to procesory serwerowe więc za dużo redakcji ich nie dostanie :?

czy chodzi o to, ze ostatnio użytkownicy AMD dużo poruszają sie po coraz nowszych soketach i dlatego są mobilni? :lol2:

buhaha dobre :lol2:

 

Nowy IHS - Barcelona

Dołączona grafika

 

edit

WTF

Edytowane przez cavarr

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

Na 99% będą testy na pclabie...

...zawsze coś :)

Co z tego jak u nich nikt AMD nawet podkręcać nie potrafi :)

Praktycznie wszystkie procki od AMD trafiały im się słabe,dziwny zbieg okoliczności?

Edytowane przez kurczak80

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

Poza tym znajdźcie wypaśną płytę na 1207 do OC ;]

Oj tam wypaśną, niech będzie cokolwiek ;]

 

A ty podobno nie wiesz o czym piszesz to co tu jeszcze robisz :lol: ;)

Edytowane przez Kaaban

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

Oj tam wypaśną, niech będzie cokolwiek ;]

Wiesz, w sumie na xOC k10 to moge poczekać, ale zdały by się jakieś wiarygodne wyniki nawet na stock i porównanie takt w takt z intelem.

 

Jak narazie z tego co ludzie piszą to sa często problemy z działaniem k10 na obecnych płytkach, biosy nowe musza zostac wypuszczone.

 

A ty podobno nie wiesz o czym piszesz to co tu jeszcze robisz :lol: ;)

Jak co, spamuje.

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

nie wiem czy było:

 

K11 i AM3 jeszcze w 2008 roku?

 

 

 

nie chce mi się wierzyć w te informacje. przecież amd w ten sposób by strzeliło sobie w stopę.

Niekoniecznie. Poprzez wprowadzenie dużej gamy produktów AMD wejdzie w szerszy rynek.

Spójrz - oni muszą już wprowadzać DDR3. Dzięki temu będzie żywsza konkurencja w połączeniu z tymi własnie pamięciami. Chociaż same pamięci to lipa jakaś jest. Mieliśmy pare kompletów... bez rewelacji w wydajności.

 

Ale te procesory też powinny trafić do redakcji do testów.

AMD ma zgoła odmienną politykę. Mozna to rozpatrywać na dwie taktyki:

-albo ich procesory są piekielnie szybkie i chcą zrobić bum

-albo są słabe i nie chcą tego pokazywać tak jak intel demonstrował moc Core 2 Duo.

 

Na 99% będą testy na pclabie...

Jesteś pewny? Zalecam historię artykułów o procesorach na PC...

Aczkolwiek jeśli będą - cóż. Z tej strony wygląda to troszkę inaczej :)

 

Co z tego jak u nich nikt AMD nawet podkręcać nie potrafi :)

Praktycznie wszystkie procki od AMD trafiały im się słabe,dziwny zbieg okoliczności?

Pierwsze zdanie - racja :D

Drugie zdanie - mocna racja :D

 

Poza tym znajdźcie wypaśną płytę na 1207 do OC ;]

hary - powinieneś napisać: "Znajdźcie cokolwiek" pod Socket 1207. COKOLWIEK. W Polsce te płyty...

Ich nie ma. A jeśli jest jakaś to jedna/dwie sztuki. Wszystko stoi na 940 albo na Sockecie F.

Udostępnij tę odpowiedź


Odnośnik do odpowiedzi
Udostępnij na innych stronach

Dołącz do dyskusji

Możesz dodać zawartość już teraz a zarejestrować się później. Jeśli posiadasz już konto, zaloguj się aby dodać zawartość za jego pomocą.

Gość
Dodaj odpowiedź do tematu...

×   Wklejono zawartość z formatowaniem.   Przywróć formatowanie

  Dozwolonych jest tylko 75 emoji.

×   Odnośnik został automatycznie osadzony.   Przywróć wyświetlanie jako odnośnik

×   Przywrócono poprzednią zawartość.   Wyczyść edytor

×   Nie możesz bezpośrednio wkleić grafiki. Dodaj lub załącz grafiki z adresu URL.

Ładowanie



×
×
  • Dodaj nową pozycję...