Skocz do zawartości

hary

Stały użytkownik
  • Postów

    5191
  • Dołączył

  • Ostatnia wizyta

Treść opublikowana przez hary

  1. Jakbyś czuł nieodpartą pokusę podarowania mi tego proca to wal śmiało, bez krępacji :P Gratuluje procka, piękna sztuka :)
  2. hary

    Jego Ekscelencja K10

    click btw. możecie mi powiedzieć kto taki bo nie kojarzę?
  3. hary

    Jego Ekscelencja K10

    A ja mam jeszcze pytanko do focus'a, wy tam na egieldzie robiliście testy z kontrolerem w trybie ganged czy unganged? Bo w sumie to jest tak że żeby dobrze porównać phenoma z core2 trza by dla aplikacji wykorzystujących max 1 rdzeń stosować tryb ganged, dla wykorzystujących więcej rdzeni unganged który w tamtym przypadku jest wydajniejszy.
  4. hary

    Jego Ekscelencja K10

    A ja proponuje żebyś tutaj nie spamował. z tego co pamiętam jakoś niewiele osób krzyczało że k10 cokolwiek zmiażdży ale wszyscy byli pewni że będzie konkurencyjne, no i jest.
  5. Może se "pod choinkę" chce kupić? ;) No te 3-rdzeniowce to takie zapełnienie luki miedzy 2 a 4, z pośrednią ceną, intel w tym segmencie nic nie ma. Osobiście myślę że na początku to i tak będą procki rev.B2 z problemami i OC na poziomie obecnych X4, czyli nic specjalnego. W zasadzie to ja bardziej chyba czekam na phenoma X2 rev.B3 jako że 3 rdzenie, czy też 4 są bezużyteczne.
  6. hary

    Jego Ekscelencja K10

    Intel też ma integrować wkrótce uklad graficzny z cpu i pewnie i tak to zrobi szybciej niż AMD, tylko on musi jeszcze dojść do tego jak zrobić wydajny układ graficzny (narazie to integry intela nie zachwycają), a AMD już to wie.
  7. hary

    Jego Ekscelencja K10

    Pewnie jakby chcieli to by już wypuścili K10 na ddr3 bo wg. dokumentacji technicznych na stronie AMD kontroler DDR3 mają już opracowany, widocznie stwierdzili że jeszcze nie czas na AM3. A zlepic tak poprostu dwa x2 nie byloby takie proste, wymagałoby i tak zmian w architekturze, każdy X2 ma swój IMC i potrzebuje osobnych slotów pamięci, u intela komunikacją między dwoma osobnymi procami na jednej płytce i pamięcią zajmuje się chipset, amd od dawna nie wykorzystuje zewnętrznych chipsetów do takich zadań.
  8. hary

    Jego Ekscelencja K10

    No i tak samo jak wtedy 90% klientów było nieświadomych i kupowało nadal intela tak i teraz większość nieświadomych będzie kupowało to co im polecą w sklepie. Ja tam się nie boje o AMD, nie było, nie jest i nie będzie z nimi źle.
  9. hary

    Jego Ekscelencja K10

    Z takim myśleniem to Intel po wypuszczeiu p4 powinien dawno paść.
  10. hary

    Jego Ekscelencja K10

    Teraz czekamy na rev.B3 i balckbox'y ;)
  11. hary

    Jego Ekscelencja K10

    No napisałem że nie jest przecie :) I nadal jest, tak mi się tylko jakoś źle napisało z rozpędu.
  12. hary

    Jego Ekscelencja K10

    Hmmm, no nie wydaje mi się, NB taktowana jest jako całość, pojedynczy podzespół. Ale pewien nie jestem :) A co jeszcze do artykułu i kontrolera pamięci, nie wydaje mi się żeby przepustowość pamięci była uzależniona od szyny HTT, jest ona względem niej tylko ustawiana moim zdaniem oczywiście, trudno mi to powiedzieć skoro nie miałem k10 w rękach. W intelu ma się to inaczej bo masz kontroler w osobnym mostku który łącze się z procem poprzez FSB, a u AMD wiadomo nie ma czegoś takiego, memki łączą się z procem (jego NB) bezpośrednio. NB nie łączy się z rdzeniami poprzez szynę HTT.
  13. hary

    Jego Ekscelencja K10

    Pisałem już o tym tutaj pare dni temu ;) Taką jak NB :)
  14. hary

    Jego Ekscelencja K10

    A no faktycznie, umknęło mi to smithfield jak pobieżnie czytałem ;] Tzn. przeczytałem jako "ogół" pD.
  15. hary

    Jego Ekscelencja K10

    No toć napisałem że i takie i takie były ;)
  16. hary

    Jego Ekscelencja K10

    Btw a propo artykułu bo czytam: Były dwoma prescottami na jednej płytce, a nie sklejonymi w jeden kawałek krzemu, aczkolwiek takie chyba też występowały.
  17. hary

    Jego Ekscelencja K10

    Można se w wpcredit/wpcrset zmieniać mnożnik NB ;] Co to jest "NOBO"? :lol:
  18. hary

    Jego Ekscelencja K10

    I cache L3 :) nie wiedziałeś? Edit: Wpływ częstotliwości NB na opóźnieniea cache: 3120MHz 1980MHz Całkiem przyjemna różnica.
  19. hary

    Jego Ekscelencja K10

    To spod windy ustaw mnożnik ;)
  20. W takim układzie pamięć jest sprawna. s&m tak ekstremalnie mocno testuje te pamięci że się grzeją jak szalone, i bez odpowiedniego nawiewu nawet sprawne pamięci potrafią sypać.
  21. Z ciekawości otworzyłem dwie pierwsze lepsza karty dla MOS'ow, przed tabelkami z parametrami jest T ambient = 25*C. Dla mnie ambient to otoczenie jest, wg. słownika też. Edit: Ale po co ja mam ci wierzyć że charakterystyki są dla Tj=25*C jak w kartach katalowgowych producentów jest Ta=25*C. Poprostu sprawdziłem to wiem, w przeciwienstwie do Ciebie, nie moja wina że nie chcesz se sam sprawdzić :P
  22. hary

    Msdn Aa

    Hmmm, jesli tak jest jak piszesz to napewno cześciej, po dwoch tygodniach musialem reinstalke robic i wszystko bylo ok. Może to są jakieś różne warunki dla różnych uczelni z tym?
  23. No ale to nie jest 50st roznicy przecie miedzy temp obudowy a złącza. Hmmm, a mi sie zawsze wydawało że parametry sa podawane przy temp otoczenia 25*C.
  24. A tam pod slotem jest jeszcze, nie zwrocilem nigdy uwagi ;]\ Nie wiem ja czytasz ale on napisał że mają regulacje od 0 do 100% a nie że można tyle ustawiać w biosie. to że można do 128% w SG nic nie znaczy, 100% jest max i tyle, daje 12V i więcej dać nie może bo jest zasilany z 12V, w speedfanie możesz dać nawet 1000%, i co z tego. A to że się kręci wg. czujnika 2400 to może być spowodowane tym że wentyle bardzo czesto sie kręcą z inną prędkością niż podaje producent, nic nienormalnego, pozatym prędkość może zależeć od tego czy wentyl w pionie czy w poziomie czy od temperatury.
  25. No i co z tego jak mają dopuszczalną temp pracy pewnie grubo ponad 100*C? ;]
×
×
  • Dodaj nową pozycję...